预览加载中,请您耐心等待几秒...
1/10
2/10
3/10
4/10
5/10
6/10
7/10
8/10
9/10
10/10

亲,该文档总共17页,到这已经超出免费预览范围,如果喜欢就直接下载吧~

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

刘佳杰:数字电子钟电路设计河南理工大学电子技术课程设计PAGE\*MERGEFORMAT-1-河南理工大学电子技术课程设计数字电子钟姓名:***学号:*********班级:**********摘要本课程设计的主题是数字电子钟。该电路系统由秒信号发生器、“时、分、秒”计数器、显示器组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,这里用多谐振荡器加分频器来实现。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计时器,可实现对一天24小时的累计。译码显示电路将“时”、“分”、“秒”计数器的输出状态送到七段显示译码器进行译码,通过六个LED七段显示器显示出来。整点报时电路时根据计时系统的输出状态产生一脉冲信号,然后去触发一音频发生器实现报时。本作品的主要设计目的是熟练使用555定时器构成多谐振荡器的方法,掌握使用74LS161构成60进制计数器的方法以及使用74LS160构成24进制计数器的方法,理解在实际的设计电路中电压电流关系对整个电路功能的实现所具有的重要性。关键词:数字电子钟;555定时器;60进制计数器;24进制计数器;共阴极七段显示译码器;目录TOC\o"1-3"\h\uHYPERLINK\l_Toc16660综述PAGEREF_Toc16660-1-HYPERLINK\l_Toc27550第一章方案设计与选择PAGEREF_Toc27550-2-HYPERLINK\l_Toc14169第二章原理设计和功能描述PAGEREF_Toc14169-3-HYPERLINK\l_Toc156932.1数字计时器的设计思想PAGEREF_Toc15693-3-HYPERLINK\l_Toc200832.2数字电子钟总体框架图PAGEREF_Toc20083-3-HYPERLINK\l_Toc221912.3单元电路的设计PAGEREF_Toc22191-4-HYPERLINK\l_Toc237832.3.1数字电子钟原理图PAGEREF_Toc23783-4-HYPERLINK\l_Toc142492.3.2多谐振荡器电路PAGEREF_Toc14249-4-HYPERLINK\l_Toc165332.3.3时间计数器电路PAGEREF_Toc16533-7-HYPERLINK\l_Toc301842.3.4显示器PAGEREF_Toc30184-8-HYPERLINK\l_Toc21147第三章数字电子钟仿真PAGEREF_Toc21147-9-HYPERLINK\l_Toc163013.1仿真效果PAGEREF_Toc16301-9-HYPERLINK\l_Toc172553.2结果分析PAGEREF_Toc17255-9-HYPERLINK\l_Toc6678第四章心得体会PAGEREF_Toc6678-10-HYPERLINK\l_Toc26721第五章参考文献PAGEREF_Toc26721-11-HYPERLINK\l_Toc24232附录一:元件清单PAGEREF_Toc24232-1-HYPERLINK\l_Toc4045附录二:数字电子钟完整电路图PAGEREF_Toc4045-2-PAGE\*MERGEFORMAT-0-河南理工大学电子技术课程设计综述随着科技的快速发展,数字电子钟在实际生活中的应用越来越广泛,小到普通的电子表,大到航天器等高科技电子产品中的计时设备。数字钟是一个将“时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒。因此,一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器和振荡器组成。作为自动化的一名学生掌握并能够独立自主设计一个数字电子钟是必要和必须的,既可以加深对课本上理论知识的理解又能锻炼自己的思考和解决问题的能力。于是,在老师和学校的号召下,经过查阅许多相关书籍和浏览许多网络资源,我做了这款简单数字电子钟的设计。第一章方案设计与选择数字电子技术的复杂性和灵活性决定了数字电子钟的设计方案有多种,以下是本